Il primo valore nel set è TCL, che sta per " Time for Column Address Strobe Latency ". Memoria è organizzata in righe e colonne . Al intersezioni sono transistor in grado di rappresentare un bit . CL è il numero di cicli della memoria ha bisogno di accedere a una colonna lungo una fila di cui già si è accesso , ossia una riga " aperta" .
TRCD
secondo valore nel set è tRCD , che sta per " Time for indirizzo di riga di indirizzo di colonna Delay ". Secondo Power Tech , questa è la quantità di cicli che passano dal tempo problemi al computer un comando per affrontare un percorso di memoria e il tempo della memoria, legge o scrive in quella posizione.
tRP
il terzo valore della serie è PRT, che sta per " Time for Row precarica . " Questo è il numero di cicli di clock che avvengono mentre la memoria si chiude una riga aperto e apre una fila chiusa , secondo DSLReports.com .
TRAS
Il quarto valore nel set è tRAS , che sta per " Time for Row attivazione Strobe ". Questo è il numero minimo di cicli impiegato dalla memoria per accedere ai dati in una fila chiusa dal tempo richiesta al computer i dati . Di solito è circa la somma di TCL, tRCD e tRP combinato .
hardware © www.354353.com